Sander napisał(a):
> Celerony nie są przystosowane do pracy dwuprocesorowej.
Sander, BP6 nie pamiętasz? ;)
W Coppermine (i chyba Mendocino) wystarczyło ze dwa piny
w specjalny sposób obsłużyć i już SMP działało. Dopiero w
Tualatinie Intel się wycwanił i nie podłączał tych pinów
w ogóle w obudowie procesora.
Inna sprawa, że przy małym cache Celerona i niskim FSB
wydajność będzie przefatalna, bo oba procesory będą się
biły o powolną 100 MHz szynę.
-- |""""""""""""""""""""""""""""""""""""""""""""""""""""""""""| | Radosław Sokół | http://www.grush.one.pl/ | | | Administrator, Politechnika Śląska | \................... Microsoft MVP ......................../Received on Fri Feb 2 08:35:07 2007
To archiwum zostało wygenerowane przez hypermail 2.1.8 : Fri 02 Feb 2007 - 08:51:01 MET