Autor: Jacek Osiecki (joshua2_at_ciapek.uci.agh.edu.pl)
Data: Tue 18 Jan 2000 - 23:37:49 MET
Dnia Mon, 17 Jan 2000 23:36:51 -0800, Marcyn napisał(a):
>> Buforowanie całkowicie asynchroniczego transferu jest paskudnie
>> skomplikowane (osobny oscylator i kwarc, bufory z blokowaniem
>> dostępu, żeby się nie pożarły...). Dlatego w 99% przypadków
>> synchronizację szyn o różnych prędkościach robi się pół-asynchro-
>> nicznie -- poprzez dzielniki. Zazwyczaj dostępne są dzielniki 2,
>> 3 i 4, więc możesz wybierać do woli przez ile chcesz to 83 MHz
>> podzielić :) (o ile płyta to pozwala), ale regulując całe PCI.
>> EIDE jest na sztywno związane z PCI, bo teoretycznie PCI _zawsze_
>> powinno mieć 33 MHz, a IDE -- 16 MHz, więc dzielenie jest logiczne
>> i zasadne. Podkręcając niestety trzeba się liczyć z podnoszeniem
>> nie tylko FSB, ale też PCI i peryferiów.
>Radek a tak bardziej po polsku ? ;)
To chyba było jasne...
EIDE chodzi z częstotliwością=1/2 częstotliwości PCI. Czyli jak masz płytę
na 83MHz, to PCI na 41,5MHz a EIDE na 20,75MHz zamiast odpowiednio 66/100,
33 i 16 :)
Pozdrawiam,
-- | Jacek Osiecki Kraków, tel. (012)-645 57 87 | |mailto:joshua2_at_linux.uci.agh.edu.pl http://www.joshua.radzisz.krakow.pl/ |
To archiwum zostało wygenerowane przez hypermail 2.1.7 : Tue 18 May 2004 - 19:34:48 MET DST