Autor: Jacek Fiok (jfiok_at_kki.net.pl)
Data: Mon 30 Mar 1998 - 17:56:26 MET DST
Dnia 28 Mar 1998 16:18:59 +0100, KARPIO_at_golem.umcs.lublin.pl (Andrzej
Karpinski) napisał:
[cut]
>Linear burst - zapis seryjny: wykorzystanie wlasciwosci wspolczesnych
>pamieci i chipsetow pozwalajace na istotny wzrost przepustowosci pamiec-
>procesor i zmniejszenie realnego czasu dostepu. Zasada dzialania polega
>na tym, ze adres komorki pamieci wystawiany jest tylko przy pierwszym
>cyklu, zas kolejne cztery wykonywane sa automatycznie, z pominieciem
>wystwienia adresu. Dzieki temu oszczedza sie przynajmniej jeden takt na
>kazdym cyklu dostepu do pamieci, czyli zamiast np. 2-2-2-2 rozmawiamy
>sobie z pamiecia w cyklach 2-1-1-1 - jedynie w pierwszym cyklu zostal
>wystawiony adres, zas w nastepnych jedynie pobrane/wyslane dane,
>pochodzace z kolejnych komorek.
Co to są te cykle? Np. SDRAM w intelowskim TX-ie podobno działa na
5-1-1-1, a w VX-ie na 6-1-1-1 (source: folder Asusa :) ). I co to
znaczy? czy to, że pierwszy odczyt jest 50ns, a drugi 10ns, czy też
może np., że coś w stylu "initialize" zajmuje 5, potem "read" 1, potem
nie wiem co 1 itd, itp...?
________________________________________________
Jacek Fiok, Warszawa
e-mail: jfiok_at_kki.net.pl, jfiok_at_vlo.waw.pdi.net
Poprawianie Win95 i inne formy rozrywki:
http://vlo.waw.pdi.net/~jfiok/
________________________________________________
To archiwum zostało wygenerowane przez hypermail 2.1.7 : Tue 18 May 2004 - 17:07:54 MET DST